丽承科技 致力于打造面向国产芯片生态的高性能、高安全密码加速 IP 核。 面对大模型向端侧迁移的技术浪潮,我们聚焦 AIoT、智能汽车及边缘计算 关键场景。
公司高度契合国家“信息技术应用创新(信创)”战略,旨在突破传统硬件核重性能轻防护的局限,助力国产密码方案及大模型应用在关键领域的落地。
基于 RISC-V,可集成于 ARM/AI 加速器
上海交大 / 山大合作
基于 RISC-V 打造的独立安全协处理器。通过标准总线 (AXI/AHB) 无缝集成至 ARM、RISC-V SoC 及各类 AI 加速器,作为“安全岛”提供统一的硬件级防护。
通过全球首创的 Performance ISE 指令集,实现单指令复合运算,大幅降低时钟周期消耗。
独创 eLIMInate ISE 防泄漏指令与寄存器重映射机制,从物理底层杜绝侧信道攻击。
| 维度 | SecureAccel (丽承科技) | ARM CryptoCell (传统方案) |
|---|---|---|
| 算法覆盖 | AES / 国密SM4 / Ascon / ECC/ PQC全支持 | AES / SM4,ECC/Ascon,PQC 需外挂或软件 |
| 侧信道防护 | 指令级防泄漏 (eLIMInate ISE) | 厂商私有 DPA 防护,缺乏公开数据 |
| 面积成本 | 低成本型面积增加小于 ~10% LUTs | 多核架构,面积大,成本高 |
| 生态集成 | 适配 ARM / RISC-V / AI 芯片 | 强绑定 ARM 架构 |
一种基于 RISC-V 指令集扩展加速 Ascon 算法的装置
申请号: 2025114524956
一种用于防止掩码实现信息泄漏的处理器指令集扩展系统
申请号: 2025114289655
一种基于加法秘密共享的完全分布式 k-means 聚类方法
申请号: 202511452498X
隐私增强型大模型分布式训练数据聚合系统中间件
申请号: 2025114524960
一种检测深度神经网络模型是否被植入后门的装置
申请号: 2025114524975
配备高精度示波器与 ChipWhisperer 验证平台
基于 Xilinx 平台的全流程硬件性能与功耗验证
* 将学术界最前沿的“可证明安全”理论在此实验室转化为工程化落地的 IP 产品。
无论您是寻求 IP 授权、定制化开发,还是希望加入我们的团队,欢迎随时联系。
江苏省苏州市常熟经开区
hy.li@secrova.com
招聘:RISC-V RTL 工程师 / 密码算法工程师
hy.li@secrova.com
感谢您的留言,我们的商务团队将尽快与您联系。